粉丝:{{bookData.followerCount}}
{{!bookData.isSubscribed?'关注':'取消关注'}}
联系人:许先生 TEL:18898582398 QQ:191 888 5898 E-mail:xs-chip@szvinka.com2.2 VKL144A TSSOP48管脚列表February 2020 Rev. 1.3 4/26www.szvinka.com脚位11 电源正 电源正输入/输出VDD管脚名称 功能描述16 SDA 输入/输出 I2C串行数据输入/输出脚。15 SCL 输入 I2C串行时钟脚。12 VSS 电源地 电源地6-9 COM0-COM3 输出 LCD位输出(COM1和COM2脚位不是按顺序排的)1-5 SEG31-SEG35 输出 LCD段输出VKL14436×4 LCD显示驱动芯片18-48 SEG0-SEG30 输出 LCD段输出10 VLCD 输入 LCD驱动电压(等于VDD-VLCD)13 TEST1 输入 测试脚必需短接VSS脚14 输入 外部时钟输入脚,软件配置使用外部时钟还是内置RC振荡器.使用内部振荡器时该脚必需短接VSS OSCIN17 输入 上电复位 (POR) 功能的使能和禁止: H:POR禁止(使用SoftwareReset) L:P... [收起]
[展开]
{{!bookData.isSubscribed?'关注':'已关注'}}
粉丝: {{bookData.followerCount}}
文本内容
第1页
联系人:许先生 TEL:18898582398 QQ:191 888 5898 E-mail:xs-chip@szvinka.com
February 2020 Rev. 1.3 1/26
特点
• 工作电压 2.5-5.5V
• 内置32 kHz RC振荡器
• 偏置电压(BIAS)可配置为1/2、1/3
• COM周期(DUTY)为1/4
• 内置显示RAM为36x4位
• 帧频80Hz
• 掉电模式(通过关显示和关振荡器进入)
• 可配置4种功耗模式
• I2C通信接口
• 显示模式36x4
• 3种显示整体闪烁频率
• 软件配置LCD显示参数
• 读写显示数据地址自动加1
• VLCD脚提供LCD驱动电压(≤(VDD-VLCD))
• 内置上电复位电路(POR)-TEST2接低电平使能
• 低功耗、高抗干扰
• 封装
TSSOP48(240mil)(12.5mm x 6.1mm PP=0.5mm)
QFN48L(6.0mm x 6.0mm PP=0.4mm)
www.szvinka.com
VKL144
36×4 LCD显示驱动芯片
第2页
联系人:许先生 TEL:18898582398 QQ:191 888 5898 E-mail:xs-chip@szvinka.com
VKL144是一个点阵式存储映射的LCD驱动器,可支持最大144点(36SEGx4COM)的
LCD屏。单片机可通过I2C接口配置显示参数和读写显示数据,可配置4种功耗模式,也可通过
关显示和关振荡器进入省电模式。其高抗干扰,低功耗的特性适用于水电气表以及工控仪表类
产品。
February 2020 Rev. 1.3 2/26
www.szvinka.com
1 概述
VKL144
36×4 LCD显示驱动芯片
第3页
联系人:许先生 TEL:18898582398 QQ:191 888 5898 E-mail:xs-chip@szvinka.com
February 2020 Rev. 1.3 3/26
www.szvinka.com
2 管脚定义
2.1 VKL144A TSSOP48管脚图
VKL144
36×4 LCD显示驱动芯片
1
2
3
4
5
6
7
8
9
10
11
12
13
14
15
16
17
18
19
20
21
22
23
24
SEG31
SEG32
SEG33
SEG34
SEG35
COM0
COM1
COM2
COM3
VLCD
VDD
VSS
TEST1
OSCIN
SCL
SDA
TEST2
SEG0
SEG1
SEG2
SEG3
SEG4
SEG5
SEG6
TSSOP48
TOP VIEW
SEG30
SEG29
SEG28
SEG27
SEG26
SEG25
SEG24
SEG23
SEG22
SEG21
SEG20
SEG19
SEG18
SEG17
SEG16
SEG15
SEG14
SEG13
SEG12
SEG11
SEG10
SEG9
SEG8
SEG7
48
47
46
45
44
43
42
41
40
39
38
37
36
35
34
33
32
31
30
29
28
27
26
25
第4页
联系人:许先生 TEL:18898582398 QQ:191 888 5898 E-mail:xs-chip@szvinka.com
2.2 VKL144A TSSOP48管脚列表
February 2020 Rev. 1.3 4/26
www.szvinka.com
脚位
11 电源正 电源正
输入/输出
VDD
管脚名称 功能描述
16 SDA 输入/输出 I2C串行数据输入/输出脚。
15 SCL 输入 I2C串行时钟脚。
12 VSS 电源地 电源地
6-9 COM0-COM3 输出 LCD位输出(COM1和COM2脚位不是按顺序排的)
1-5 SEG31-SEG35 输出 LCD段输出
VKL144
36×4 LCD显示驱动芯片
18-48 SEG0-SEG30 输出 LCD段输出
10 VLCD 输入 LCD驱动电压(等于VDD-VLCD)
13 TEST1 输入 测试脚必需短接VSS脚
14 输入 外部时钟输入脚,软件配置使用外部时钟还是内置RC振荡器.
使用内部振荡器时该脚必需短接VSS OSCIN
17 输入 上电复位 (POR) 功能的使能和禁止:
H:POR禁止(使用SoftwareReset) L:POR使能 TEST2
第5页
联系人:许先生 TEL:18898582398 QQ:191 888 5898 E-mail:xs-chip@szvinka.com
February 2020 Rev. 1.3 5/26
www.szvinka.com
2.3 VKL144B QFN48L管脚图
1
13 14 15 16 17 18 19 20 21 22 23 24
27
28
29
30
48 47 46 45 44 43 42 41 40 39 38 37
SEG25
SEG24
SEG23
SEG22
SEG21
SEG20
SEG19
SEG18
SEG17
SEG16
SEG15
SEG14
COM2
COM3
VLCD
VDD
VSS
TEST1
OSCIN
SCL
SDA
TEST2
SEG0
SEG1
SEG2
SEG3
SEG4
SEG5
SEG6
SEG7
SEG8
SEG9
SEG10
SEG11
SEG12
SEG13
COM1
COM0
SEG35
SEG34
SEG33
SEG32
SEG31
SEG30
SEG29
SEG29
SEG27
SEG26
2
3
4
5
6
7
8
9
10
11
12
26
25
31
32
33
34
35
36
TOP VIEW
QFN48L
VKL144
36×4 LCD显示驱动芯片
第6页
联系人:许先生 TEL:18898582398 QQ:191 888 5898 E-mail:xs-chip@szvinka.com
2.4 VKL144B QFN48L管脚列表
February 2020 Rev. 1.3 6/26
www.szvinka.com
VKL144
36×4 LCD显示驱动芯片
脚位
4 电源正 电源正
输入/输出
VDD
管脚名称 功能描述
9 SDA 输入/输出 I2C串行数据输入/输出脚。
8 SCL 输入 I2C串行时钟脚。
5 VSS 电源地 电源地
1,2 COM2,COM3 输出 LCD位输出
47,48 COM0,COM1 输出 LCD位输出
11-46 SEG0-SEG35 输出 LCD段驱动
3 VLCD 输入 LCD驱动电压(等于VDD-VLCD)
6 TEST1 输入 测试脚必需短接VSS脚
7 输入 外部时钟输入脚,软件配置使用外部时钟还是内置RC振荡器.
使用内部振荡器时该脚必需短接VSS OSCIN
10 输入 上电复位 (POR) 功能的使能和禁止:
H:POR禁止(使用SoftwareReset) L:POR使能 TEST2
第7页
联系人:许先生 TEL:18898582398 QQ:191 888 5898 E-mail:xs-chip@szvinka.com
February 2020 Rev. 1.3 7/26
www.szvinka.com
SCL
SDA
VDD
VSS
OSCIN
I2C控制和
时序电路
上电复位和
测试电路
内部振荡器和
系统时钟配置
LCD偏置电压
产生和选择电路
LCD 驱动
控制电路
显示RAM
COM0
COM3
SEG0
SEG35
3 功能说明
3.1 功能框图
VKL144
36×4 LCD显示驱动芯片
VLCD
TEST1
TEST2
第8页
联系人:许先生 TEL:18898582398 QQ:191 888 5898 E-mail:xs-chip@szvinka.com
静态显示存储器(RAM)结构为36×4位(36SEG×4COM),存储所显示的数据。
显示RAM的内容直接映射成LCD驱动器的显示内容。通过I2C命令存取显示RAM中数据,
每读写4bit显示数据地址自动加1。
显示RAM中的内容映射至LCD的过程如下表所示:
February 2020 Rev. 1.3 8/26
www.szvinka.com
3.2 显示RAM-存储结构
输出 COM3 COM2 COM1 COM0 输出 COM3 COM2 COM1 COM0 地址
SEG1 SEG0 0x00
SEG3 SEG2 0x02
SEG5 SEG4 0x04
SEG7 SEG6 0x06
SEG9 SEG8 0x08
SEG11 SEG10 0x0A .......... .......... .......... .......... .......... .......... .......... .......... .......... .......... ..........
SEG35 SEG34 0x22
显示数据 bit7 bit6 bit5 bit4 bit3 bit2 bit1 bit0
36×4 显示RAM 映射
VKL144
36×4 LCD显示驱动芯片
地址
0x01
0x03
0x05
0x07
0x09
0x0B ..........
0x23
h g f e d c b a
p o n m l k j i
Slave Addr
ACK
Write
ACK
S 0 1 1 1 1 1 0 0
ACK
Data byte
b7 b6 b5 b4 b3 b2 b1 b0 P
Nth
data
Data byte
i j k l m n o p
2nd
data
ACK
Data byte
a b c d e f g h
1st
data
ACK
Addr byte
0 0 0 0 0 0 0 0
ACK
......
......
例:上图显示数据SEG0-SEG3和写入显示RAM的数据a-p的对应关系如下所示:
第9页
联系人:许先生 TEL:18898582398 QQ:191 888 5898 E-mail:xs-chip@szvinka.com
February 2020 Rev. 1.3 9/26
www.szvinka.com
VKL144的时钟是用来产生LCD 驱动信号和内部逻辑时序的。可软件配置系统时钟源
是内部RC振荡器(32kHz)还是外部时钟源(OSCIN),使用内部RC振荡器时OSCIN接
地,系统时钟频率(fSYS) 决定LCD 帧频频率。
系统时钟的设置如下图所示:
3.3 系统振荡器
VKL144
36×4 LCD显示驱动芯片
外部时钟
内部RC振荡
32kHz
OSCIN
System Clock
第10页
联系人:许先生 TEL:18898582398 QQ:191 888 5898 E-mail:xs-chip@szvinka.com
February 2020 Rev. 1.3 10/26
www.szvinka.com
3.4 LCD驱动电压
LCD驱动电压(VLCD<VDD)可以通过VLCD脚获取(接电阻到VSS脚),LCD驱动电
压=VDD-VLCD,内置运放来实现低功耗驱动。
VR用来调对比度,用1MR电阻调到最佳显示效果,取此时阻值。
VKL144
36×4 LCD显示驱动芯片
VLCD pin
R
R
R
VDD pin
VR
1MR
1MR
1MR
1/3Bias
VLCD pin
R
R
VDD pin
VR
1.5MR
1.5MR
1/2Bias
阻值仅供参考,为MR级别
阻值仅供参考,为MR级别
第11页
联系人:许先生 TEL:18898582398 QQ:191 888 5898 E-mail:xs-chip@szvinka.com
上电复位电路进行初始化,在此期间(1ms)I2C不要传数据。
内部电路初始化后的状态如下所示:
February 2020 Rev. 1.3 11/26
www.szvinka.com
3.5 上电复位
VDD
tSR>0.05V/ms
tOFF>100mS
● 所有 COM/SEG 脚输出为 VDD。
● 1/4 duty 和 1/3 bias。
● 系统振荡器和 LCD bias 发生器关闭。
● LCD 显示关。
● 闪烁功能禁止。
上电时TEST2脚为低电平使能POR,在芯片工作期间,若 VDD 下降到低于规定的
最小工作电压时,必须满足上电复位时序条件,即VDD 电压必须下降到 0V,且在上升
到正常工作电压之前至少保持 100ms 的 0V 电压
上电复位时序
VKL144
36×4 LCD显示驱动芯片
上电时TEST2脚为高电平禁止POR,为了让内部电路处于复位状态必需配置如下:
I. STOP 条件为在SCL=H的状态下,SDA由L变为H
II. 在系统命令中设置软复位(bit1=1)
SDA
SCL STOP
VDD
...... Vbot<0.1V
第12页
联系人:许先生 TEL:18898582398 QQ:191 888 5898 E-mail:xs-chip@szvinka.com
LCD 驱动支持的显示模式为36SEG x 4COM,未使用的 SEG 和COM脚悬
空。帧频频率可配置为4种频率,上电默认为 80Hz 。
通过I2C接口配置显示参数和读写显示数据。
VKL144有2个通信脚,遵循I2C协议。
SCL脚是时钟输入脚,SDA脚是串行数据输入/输出脚,当 I2C 总线空闲时,这2个脚
都为高电平。
February 2020 Rev. 1.3 12/26
www.szvinka.com
3.6 LCD通讯命令
3.6.1 I2C通信接口
S P
SDA
SCL
SDA
SCL
START STOP
字节格式
应答信号
S P
SDA
SCL 1 2 7 8 9
ACK
1 2 3-8 9
ACK
S
1 2 7 8 9
第9个时钟应答
数据发送
数据接收
SCL
应答
无应答
START
START 和 STOP信号
从机地址
( 0x7c)bit0-读写位
Slave Address
0 1 1 1 1 1 0 /R|W
MSB LSB
3-6
3-6
VKL144
36×4 LCD显示驱动芯片
第13页
联系人:许先生 TEL:18898582398 QQ:191 888 5898 E-mail:xs-chip@szvinka.com
February 2020 Rev. 1.3 13/26
www.szvinka.com
3.6.2 I2C命令格式
写操作
写命令
写单个字节数据到显示RAM
Slave Addr
Write
Cmd byte
ACK
S 0 1 1 1 1 1 0 0 b7 b6 b5 b4 b3 b2 b1 b0 P
ACK
Data byte
b7 b6 b5 b4 b3 b2 b1 b0 P
Nth
data
Data byte
b7 b6 b5 b4 b3 b2 b1 b0
2nd
data
ACK
Data byte
b7 b6 b5 b4 b3 b2 b1 b0
1st
data
ACK ACK
......
读操作
从显示RAM读多个字节数据
Data byte
NACK
b7 b6 b5 b4 b3 b2 b1b0
1st
data
Data byte
ACK
b7b6b5b4b3b2b1b0 P
Nth
data
Data byte
b7b6b5b4b3b2b1b0
2nd
Read data
0 1 1 1 1 1 0 1
ACK
......
ACK ACK
Device Addr
ACK
写多个字节数据到显示RAM
S
VKL144
36×4 LCD显示驱动芯片
Write
ACK
S 0 1 1 1 0 0
Data byte
ACK
b7 b6 b5 b4 b3 b2 b1 b0 P
ICSET A5
Addr high bit
ADSET
Addr A4-A0
ACK
1 1 1 0 1 A5 0 0 1 0 0 A4 A3 A2 A1 A0
ACK
1st 2nd
Slave Addr
1 1
说明:*1 A5显示RAM地址的最高位,A5=0时可以不发送这个字节。
Slave Addr
ACK
Write
ACK
S 0 1 1 1 0 0
ACK
1st 2nd
1 1 1 0 1 A5 0 0 1 0 0 A4 A3A2A1A0
......
1 1
ICSET A5
Addr high bit
ADSET
Addr A4-A0
*1
*1
Slave Addr
ACK
Write
ACK
S 0 1 1 1 0 0
ACK
1st 2nd
00A510111 001 A4 A3 1A2 A0A ......
1 1
ICSET A5
Addr high bit
ADSET
Addr A4-A0
*1
P
第14页
联系人:许先生 TEL:18898582398 QQ:191 888 5898 E-mail:xs-chip@szvinka.com
3.6.3.1 模式设置命令
February 2020 Rev. 1.3 14/26
www.szvinka.com
设置工作模式 :
3.6.3 命令说明
从机地址
( 0x7c)bit0-读写位
Slave Address
0 1 1 1 1 1 0 /R/W
MSB LSB
VKL144
36×4 LCD显示驱动芯片
命令的bit7表示下一字节是数据(D)还是命令(C):
bit7=0下一字节是数据,bit7=1下一字节是命令
Bit 2
偏置电压 M0
0 1/3 bias
1 1/2 bias
Bit 3
LCD显示 E
0 OFF
1 ON
(Def) (Def)
3.6.3.2 系统设置命令
设置 系统参数:
功能 字节 Bit 7 Bit 6 Bit 5 Bit 4 Bit 3 Bit 2 Bit 1 Bit 0 说明 R/W Def
地址指针 1 1 C/D 0 X E M0 X X W
Bit 1 软复位 R
0 不执行软复位
1 执行软复位
Bit 2 显示地址最高位 A5
0 0
1 1
(Def) (Def)
功能 字节 Bit 7 Bit 6 Bit 5 Bit 4 Bit 3 Bit 2 Bit 1 Bit 0 说明 R/W Def
地址指针 1 1 C/D 1 0 1 A5 R CLKS W
Bit 0 系统时钟源 CLKS
0 内部RC振荡器
1 外部时钟源OSCIN
(Def)
说明:
1. 选用内部RC振荡器时OSCIN脚接地。
2. bit2 A5位显示RAM地址最高位,显示RAM地址低5位参考地址设置命令
第15页
联系人:许先生 TEL:18898582398 QQ:191 888 5898 E-mail:xs-chip@szvinka.com
February 2020 Rev. 1.3 15/26
www.szvinka.com
3.6.3.3 地址设置命令
设置显示起始地址:
VKL144
36×4 LCD显示驱动芯片
Bit4-0 显示地址低5位 A4-A0
00000 0x00
0x01
(Def)
功能 字节 Bit 7 Bit 6 Bit 5 Bit 4 Bit 3 Bit 2 Bit 1 Bit 0 说明 R/W Def
地址指针 0 1 C/D 0 A4 A3 A2 A1 A0 W
0x02
......
0x1f
00001
00010
......
11111
3.6.3.4 全像素亮灭命令
LCD显示的像素全亮或全灭设置:
全像素点亮
Normal (Def)
功能 字节 Bit 7 Bit 6 Bit 5 Bit 4 Bit 3 Bit 2 Bit 1 Bit 0 说明 R/W Def
地址指针 1 1 C/D 1 1 1 1 AP1 AP0 W
全像素关闭
说明:
1.该命令不影响显示RAM内容
2.只有LCD显示开时该命令有效
Bit 1 Bit 0 全像素亮灭控制 AP1 AP0
0 0
0 1
1 0
1 1 全像素关闭
说明:A5显示RAM地址最高位,参考系统设置命令 bit2
A5
0
0
0
......
0
0x10
0x11
0x12
0x13
00000
00001
00010
00011
1
1
1
1
第16页
联系人:许先生 TEL:18898582398 QQ:191 888 5898 E-mail:xs-chip@szvinka.com
February 2020 Rev. 1.3 16/26
www.szvinka.com
3.6.3.5 闪烁频率设置命令
设置LCD整体闪烁频率
功能 字节 Bit 7 Bit 6 Bit 5 Bit 4 Bit 3 Bit 2 Bit 1 Bit 0 说明 R/W Def
闪烁频率设置 1 C/D 1 1 1 0 0 BK1 BK0 W
Bit 1 Bit 0 闪烁频率
BK1 BK0
0 0 闪烁关闭
0 1 0.5Hz
1 0 1Hz
1 1 2Hz
VKL144
36×4 LCD显示驱动芯片
(Def)
第17页
联系人:许先生 TEL:18898582398 QQ:191 888 5898 E-mail:xs-chip@szvinka.com
February 2020 Rev. 1.3 17/26
www.szvinka.com
3.6.3.6 显示控制命令
VKL144
36×4 LCD显示驱动芯片
设置LCD驱动模式,帧频频率和4种功耗模式
功能 字节 Bit 7 Bit 6 Bit 5 Bit 4 Bit 3 Bit 2 Bit 1 Bit 0 说明 R/W Def
显示控制设置 1 C/D 0 1 FR1 FR0 DM SR1 SR0 W
Bit 4 Bit 3
帧频频率
FR1 FR0
0 0
0 1 71Hz
1 0 64Hz
1 1 53Hz
80Hz (Def)
Bit 2 驱动方式
DM
0 Line 翻转
1 Frame翻转
(Def)
Bit 1 Bit 0
功耗模式 SR1 SR0
0 0
0 1 节电模式2 (LP2)
1 0 正常模式 (NP)
1 1 高耗电模式(HP)
(Def)
节电模式1 (LP1)
工作电流:
1. 80Hz>71Hz>64Hz>53Hz
2. Line 翻转>Frame翻转
3. 高耗电模式>正常模式>节电模式2>节电模式1
4. 功耗数据仅供参考,和使用的LCD也有关系
显示效果/
对比度 显示控制 画面抖动
帧频频率 V
驱动方式 V V
功耗模式 --- V
影响不是绝对的,也和使用的LCD有关。
---
不同的显示控制命令显示效果 不一样,如下表:
功耗
x0.5
0.67
1.0
1.8
第18页
联系人:许先生 TEL:18898582398 QQ:191 888 5898 E-mail:xs-chip@szvinka.com
February 2020 Rev. 1.3 18/26
www.szvinka.com
VKL144
36×4 LCD显示驱动芯片
4 命令应用
4.1 初始化序列
Addr2-Addr3:地址设置命令-设置显示RAM起始地址(0xE8,0x00)
Data1-Data18:送显示数据0x00到显示RAM内(最多18个字节)
Cmd3: 模式设置命令 -显示开和设置bias,例1/3bias(0xC1)
STOP 发送I2C停止信号
上电时要满足上电复位时序,上电后,需要先配置参数。
配置初始参数通过一系列命令来实现,命令序列如下:
Slave Addr
ACK
Write
ACK
S 0 1 1 1 0 0
ACK
1 1 1 0 1 0 1 0 1 0 1 1 1 1 0 0
......
11
设置最省电模式
100uS P
delay stop Addr1 Cmd1 Cmd2
软复位
显示数据
ACK
b7 b6 b5 b4 b3 b2 b1 b0
显示RAM地址最高位
显示起始地址设置
显示RAM地址低5位
1 1 1 0 1 0 0 0 0 0 0 0 0 0 0 0
*1
......
显示起始地址设置 显示数据
ACK
b7 b6 b5 b4 b3 b2 b1 b0
ACK
Addr2 Addr3 data1 data18
ACK ACK
START:
Addr1:
Cmd1:
Cmd2:
说明:*1 bit2-A5显示RAM地址的最高位,A5=0时可以不发送这个字节。
上电: 满足上电时序
delay: 延时100uS等待芯片初始化
P
显示开和Bias设置
ACK
1 1 0 0 1 0 0 0
Cmd3
......
......
STOP: 发送I2C停止信号
发送I2C启动信号
发送Slave地址(0x7c)
系统设置命令 -设置软复位(0xEA)
数据读写显示控制命令 -根据客户需要设置,例设设为最省电模式(0xBC)
第19页
联系人:许先生 TEL:18898582398 QQ:191 888 5898 E-mail:xs-chip@szvinka.com
February 2020 Rev. 1.3 19/26
www.szvinka.com
VKL144
36×4 LCD显示驱动芯片
显示控制初始化时已配置好并且不需要改变闪烁配置可以只发送显示数据。
4.2 送显示数据
Addr2-Addr3:地址设置命令 -设置显示RAM起始地址(0xE8,0x00)
Data1-Datan: 送显示数据到设置的显示RAM起始地址及其后地址(最多18个字节)
STOP 发送I2C停止信号
P
Slave Addr
ACK
Write
ACK
S 0 1 1 1 0 0
ACK
1 0 1 x x x x x 1 0 1 1 1 1 0 0
......
11
闪烁频率设置命令
Addr1 Cmd1 Cmd2
显示控制命令
显示数据
ACK
b7 b6 b5 b4 b3 b2 b1 b0
显示RAM地址最高位
显示起始地址设置
显示RAM地址低5位
1 1 1 0 1 A5 0 0 0 0 0 A4 A3 A2 A1 A0
*1
......
显示起始地址设置 显示数据
ACK
b7 b6 b5 b4 b3 b2 b1 b0
ACK
Addr2 Addr3 data1 datan
ACK ACK
Addr1:
Cmd1:
Cmd2:
说明:*1 bit2-A5显示RAM地址的最高位,A5=0时可以不发送这个字节。
START: 发送I2C启动信号
发送Slave地址(0x7c)
显示控制命令 -根据需要设置,显示控制不需要改变可以不发送这个字节
闪烁频率设置命令 -根据需要设置,闪烁不需要改变可以不发送这个字节
第20页
联系人:许先生 TEL:18898582398 QQ:191 888 5898 E-mail:xs-chip@szvinka.com
February 2020 Rev. 1.3 20/26
www.szvinka.com
VKL144
36×4 LCD显示驱动芯片
其它命令也可以按这个格式发送。
4.3 显示关
Slave Addr
ACK
Write
ACK
S 0 1 1 1 0 0 11 1 1 0 0 0 0 0 0
Addr1 Cmd1
显示关
P
Addr1:
Cmd1:
STOP:
发送Slave地址(0x7c)
模式设置命令 -显示关(0xC0)
发送I2C停止信号
START: 发送I2C启动信号
第21页
联系人:许先生 TEL:18898582398 QQ:191 888 5898 E-mail:xs-chip@szvinka.com
February 2020 Rev. 1.3 21/26
www.szvinka.com
SCL VR
SDA
4.7k
MCU
1/2 or 1/3Bias,1/4Duty
LCD面板
VKL144
VDD
VLCD
COM0~COM3 SEG0~SEG35
VDD
VDD
5 参考电路
VDD 4.7k
VDD=5V VR=510K时:
LCD驱动电压大约为4.2V
建议VR用1M可调电阻调到显示效果最佳,取此时阻值。
1/4DUTY
VKL144
36×4 LCD显示驱动芯片
VSS
OSCIN
PWM Out
外部时钟(32kHz)
TEST1
TEST2
第22页
联系人:许先生 TEL:18898582398 QQ:191 888 5898 E-mail:xs-chip@szvinka.com
February 2020 Rev. 1.3 22/26
www.szvinka.com
特 性 符 号 极 限 值 单 位
电源电压 VDD -0.3~6.5 V
输入电压 VIN VSS-0.3~VDD+0.3 V
存贮温度 TSTG -50~+125 ℃
工作温度 TOTG -40~+85 ℃
6.2 直流参数
名称 符号 最小值 典型值 最大值 单位 测试条件
VDD 条件
工作电压 VDD 2.5 — 5.5 V — —
工作电流 IDD1 — 20 A 3V
VDD=3.3V,25℃,1/3bias,
节电模式1(LP1),帧频80Hz,
FRAME翻转。
7.5
待机电流 ISTB — 0.5 5 A 3V LCD 显示关,
内部RC振荡器关。
VLCD脚电压*1 VLCD 0 — VDD-2.4 V 3V 要求VDD-VLCD>=2.5V
输入低电压 VIL 0 — 0.3 VDD 3V SCL, SDA 5V
输入高电压 VIH VDD 3V
0.7 — 1.0 SCL, SDA 5V
'L'输入电流 IIL -1 — — 3V ---
IIH — — 1 A 3V
LCD ON时阻值 RON 3 — 3V
6 电气特性
6.1 极限参数
VKL144
36×4 LCD显示驱动芯片
A
'H'输入电流 ---
— kΩ Iload=±10uA
*1 LCD驱动电压=VDD-VLCD
第23页
联系人:许先生 TEL:18898582398 QQ:191 888 5898 E-mail:xs-chip@szvinka.com
February 2020 Rev. 1.3 23/26
www.szvinka.com
6.3 交流参数
名称 符号 最小值 典型值 最大值 单位 测试条件
VDD 条件
时钟频率 fSCL — 400 kHz 3.0-5.5V
总线空闲时间 t
BUF
1.3 — — µs
在此时间内总线保持
空闲直到新的传输开始
Start 状态保持时间 此周期后,产生第1
个时钟脉冲
SCL 低电平时间宽 t
LOW 1.3 — — µs
数据保持时间
数据设置时间
tHD: DAT 0 — — ns —
SDA 和 SCL 上升时间
SDA 和 SCL 下降时间
tR — — 0.3 µs
Stop 状态设置时间
有效时钟输出时间
tSU: STO 0.6 — — µs —
输入滤波时间常数
(SDA 和 SCL 引脚 ) tSP — — 50 ns 噪声抑制时间
—
tHD: STA
0.6 — — µs
—
—
SCL 高电平时间宽 tHIGH 0.6 — — µs —
Start 状态设置时间 t
SU: STA
0.6 — — µs
仅与重复的 START 信
号有关
—
周期性采样测试结果
—
µs
ns
0.9 µs
0.3
100 —
—
tAA —
tF
tSU: DAT
—
—
—
周期性采样测试结果
I2C参数
3.0-5.5V
3.0-5.5V
3.0-5.5V
3.0-5.5V
3.0-5.5V
3.0-5.5V
3.0-5.5V
3.0-5.5V
3.0-5.5V
3.0-5.5V
3.0-5.5V
3.0-5.5V
名称 符号 最小值 典型值 最大值 单位 测试条件
VDD 条件
LCD 帧频频率
LCD 帧频频率
fLCD1 56 80 104 Hz
LCD 帧频频率
LCD 帧频频率
fLCD3 44 64 84 Hz 帧频64Hz,-40 ~ +85℃
—
Hz 帧频71Hz,-40 ~ +85℃
69 Hz
49 93
fLCD4 37
fLCD2
53
71
帧频80Hz,-40 ~ +85℃
帧频频率
3.3V
3.3V
3.3V
3.3V 帧频53Hz,-40 ~ +85℃
I
2C 时序
SDA
SCL
tf
tHD:STA
tLOW tr
tHD:DAT
tSU:DAT
tHIGH tSU:STA
tHD:STA
S Sr
tSP
tSU:STO
P
tBUF
S tAA
SDA OUT
VKL144
36×4 LCD显示驱动芯片
第24页
联系人:许先生 TEL:18898582398 QQ:191 888 5898 E-mail:xs-chip@szvinka.com
7 封装信息
7.1 TSSOP48(240mil)(12.5mm x 6.1mm PP=0.5mm)
February 2020 Rev. 1.3 24/26
www.szvinka.com
VKL144
36×4 LCD显示驱动芯片
48 25
1 24
D
E1 E
A
e b
A1
MILLIMETER
SYMBOL
MIN NOM MAX
A -- -- 1.20
A1 0.05 0.10 0.15
b 0. 19 -- 0.28
b1 0.18 0.20 0.23
c
12.40 12.50 12.60
c1
D
E
E1
e 0.50BSC
h
L
L1
0. 15 -- 0.21
0.14 0.15 0.16
6.00 6.10 6.20
7.9 8.10 8.30
-- 0.25 --
0. 45 -- 0.75
1.00REF
h
第25页
联系人:许先生 TEL:18898582398 QQ:191 888 5898 E-mail:xs-chip@szvinka.com
7.2 QFN48L(6.0mm x 6.0mm PP=0.4mm)
February 2020 Rev. 1.3 25/26
www.szvinka.com
MILLIMETER
SYMBOL
MIN NOM MAX
A 0.50 0.55 0.60
A1 0.00 0.02 0.05
b 0. 15 0.20 0.25
c 0.10 0.15 0.20
D
5.90 6.00 6.10
D2
E
E2
Nd
Ne
e 0.40BSC
L
h
5.90 6.00 6.10
4.10 4.20 4.30
4.40BSC
4.10 4.20 4.30
4.40BSC
0. 35 0.40 0.45
VKL144
36×4 LCD显示驱动芯片
36 25
37 24
13
12
48
D
E
1
l uuuuu UUUUUJ
,
D
巨 C二
匕 C二
巨 (二
D C二
仁 仁
亡 (二
匕 (二
巨 (二
D 亡
�I L
/ 们nnnnnnnnn11
C二
C二
c ',',厂1厂"勹厂"勹厂1厂1厂1厂勹厂勹 A
A1
e b
D2
E2
1
2
Nd
Ne
h
L
0. 30 0.35 0.40
h
TOP VIEW
SIDE VIEW BOTTOM VIEW
第26页
联系人:许先生 TEL:18898582398 QQ:191 888 5898 E-mail:xs-chip@szvinka.com
No. 版本 日期 修订内容
1 1.0 2018-08-10 原始版本
2 1.1 2018-10-11 添加参考电路
3 1.2 2019-03-21 检查数据手册
检查
Yes
Yes
Yes
免责说明
本着为用户提供更好的服务的原则,永嘉微电在本手册中给用户提供准确详细的产品
信息。但由于本手册中的内容具有一定的时效性,永嘉微电不保证该手册在任何时段的
时效性和适用性。永嘉微电有权对本手册中的内容进行更新,恕不另行通知。为获取最
新信息,请访问永嘉微电的官方网站(https://www.szvinka.com)或者与永嘉微电工作人
员联系。
February 2020 Rev. 1.3 26/26
www.szvinka.com
4 1.3 2020-04-11 更新内容 Yes
8 历史版本
VKL144
36×4 LCD显示驱动芯片
百万用户使用云展网进行电子书免费制作,只要您有文档,即可一键上传,自动生成链接和二维码(独立电子书),支持分享到微信和网站!
更多案例
百万用户使用云展网进行电子书免费制作,只要您有文档,即可一键上传,自动生成链接和二维码(独立电子书),支持分享到微信和网站!
{e.stopPropagation()}">
x
{{toast}}